自博通(Broadcom)官網(wǎng)獲悉,博通公司宣布推出其3.5D eXtreme Dimension系統(tǒng)級(XDSiP)封裝平臺技術(shù)。這是業(yè)界首個3.5D F2F封裝技術(shù),在單一封裝中集成超過6000mm²的硅芯片和多達12個HBM內(nèi)存堆棧,以滿足AI芯片的高效率、低功耗的計算需求。
本文引用地址:
Broadcom 3.5D XDSiP的關(guān)鍵優(yōu)勢
增強的互聯(lián)密度:在堆疊的芯片之間實現(xiàn)了比F2B技術(shù)高7倍的信號密度。
更高的功率效率:通過使用3D HCB而不是平面的芯片間PHY,將芯片間接口的功耗降低了10倍。
降低延遲:在3D堆疊中,最小化了計算、內(nèi)存和I/O組件之間的延遲。
緊湊的封裝尺寸:使互連器和封裝尺寸更小,從而節(jié)省成本并改善封裝翹曲。
博通領(lǐng)先的F2F 3.5D XPU集成了四個計算芯片、一個I/O芯片和六個HBM模塊,利用臺積電先進的工藝節(jié)點和2.5D CoWoS®封裝技術(shù)。博通基于行業(yè)標(biāo)準(zhǔn)工具的專有設(shè)計流程和自動化方法學(xué)確保了芯片的首次成功,盡管其極為復(fù)雜。3.5D XDSiP已在關(guān)鍵IP塊(包括高速SerDes、HBM內(nèi)存接口和芯片間互連)上展示了完整的功能和出色的性能。這一成就凸顯了博通在設(shè)計和測試復(fù)雜3.5D集成電路方面的專業(yè)技能。